新書推薦:
《
股票大作手操盘术
》
售價:HK$
53.8
《
何以中国·何谓唐代:东欧亚帝国的兴亡与转型
》
售價:HK$
87.4
《
一间只属于自己的房间 女性主义先锋伍尔夫代表作 女性精神独立与经济独立的象征,做自己,比任何事都更重要
》
售價:HK$
44.6
《
泉舆日志 幻想世界宝石生物图鉴
》
售價:HK$
134.2
《
养育女孩 : 官方升级版
》
售價:HK$
50.4
《
跨界:蒂利希思想研究
》
售價:HK$
109.8
《
千万别喝南瓜汤(遵守规则绘本)
》
售價:HK$
44.7
《
大模型启示录
》
售價:HK$
112.0
|
內容簡介: |
数字电子技术是信息、通信、计算机、控制等领域工程技术人员必须掌握的基本理论和技能,本书主要讲解了数字逻辑基础,逻辑门电路,逻辑代数基础,组合逻辑电路,触发器,时序逻辑电路,脉冲波形的产生与变换,数字系统设计基础,数模与模数转换,半导体存储器及可编程逻辑器件,硬件描述语言Verilog HDL等内容。第4版总结近年来使用本书教学和学习经验,对本书的章节、部分内容、部分习题进行调整、增删和修改。为了保持数字电路基本知识和基础理论的连贯性,同时适应信息科学的迅速发展,本书保留了有关数制、逻辑代数、触发器原理、组合逻辑电路、时序逻辑电路、模数数模转换等原有的基本内容。
|
關於作者: |
唐洪,大连理工大学教授,博士生导师,。研究生物医学信号处理,擅长心电、心音、脉搏波等信号分析。2006年毕业于大连理工大学信号与信息处理专业,获博士学位。2011年起,任副教授。2020年起,任教授。主持完成青年基金项目等多项。近年在国际、国内高水平期刊、重要学术刊物和国际会议上发表学术论文五十余篇。多次获得辽宁省自然科学学术成果(论文类)一等奖。
|
目錄:
|
目 录第1章 数字逻辑基础11.1 概述11.2 数制与编码31.3 逻辑代数与运算法则101.3.1 基本逻辑运算101.3.2 逻辑代数的基本定律111.3.3 逻辑代数的基本规则111.4 逻辑函数的标准形式121.4.1 最小项和标准与或式121.4.2 最大项和标准或与式141.4.3 最大项与最小项的关系151.5 逻辑函数的公式化简法161.6 逻辑函数的卡诺图化简法171.6.1 卡诺图171.6.2 用卡诺图表示逻辑函数181.6.3 用卡诺图化简逻辑函数181.6.4 具有随意项的逻辑函数化简201.6.5 引入变量卡诺图22习题22第2章 逻辑门电路302.1 概述302.2 逻辑门电路介绍302.2.1 基本逻辑门电路302.2.2 复合逻辑门电路312.3 TTL逻辑门电路332.3.1 TTL与非门332.3.2 TTL与非门的电气特性362.3.3 其他类型TTL门电路382.4 MOS门电路432.4.1 NMOS门电路432.4.2 CMOS电路452.4.3 CMOS电路特点472.4.4 集成电路使用注意事项472.5 TTL与CMOS电路的连接482.6 TTL、CMOS常用芯片介绍49习题50第3章 组合逻辑电路573.1 组合逻辑电路分析573.2 组合逻辑电路设计583.3 典型组合逻辑电路—编码器613.3.1 普通编码器613.3.2 优先编码器623.4 典型组合逻辑电路—译码器653.4.1 二进制译码器653.4.2 码制变换译码器683.4.3 显示译码器693.5 典型组合逻辑电路—数据选择器733.5.1 数据选择器733.5.2 数据选择器实现逻辑函数743.6 典型组合逻辑电路—数值比较器763.6.1 一位数值比较器773.6.2 四位数值比较器7485773.6.3 数值比较器的位数扩展783.7 典型组合逻辑电路—加法电路783.7.1 半加器793.7.2 全加器793.7.3 超前进位加法器7428380*3.8 组合逻辑电路的竞争冒险823.8.1 竞争冒险的分类与判别823.8.2 竞争冒险消除方法83习题84第4章 触发器904.1 电平触发的触发器904.1.1 基本RS触发器904.1.2 时钟触发器944.2 脉冲触发的触发器994.2.1 主从RS触发器994.2.2 主从JK触发器1004.3 边沿触发的触发器1044.3.1 TTL边沿触发器1044.3.2 CMOS边沿触发器1074.4 触发器的分类和区别109*4.5 触发器之间的转换1114.6 触发器的典型应用112习题113第5章 时序逻辑电路1195.1 时序逻辑电路的基本概念1195.1.1 时序逻辑电路的结构及特点1195.1.2 时序逻辑电路的分类1205.1.3 时序逻辑电路的表示方法1205.2 同步时序逻辑电路的一般分析方法1215.3 同步时序逻辑电路的设计1245.4 计数器1325.4.1 4位二进制同步集成计数器741611325.4.2 8421BCD码同步加法计数器741601335.4.3 同步二进制加法计数器741631345.4.4 二-五-十进制异步加法计数器742901345.4.5 集成计数器的应用1365.5 寄存器1415.5.1 寄存器741751415.5.2 移位寄存器1425.5.3 集成移位寄存器741941435.5.4 移位寄存器构成的移位型计数器1455.6 序列信号发生器1475.6.1 计数型序列信号发生器1475.6.2 移位型序列信号发生器148习题150第6章 脉冲波形的产生与变换1576.1 矩形脉冲信号的基本参数1576.2 555定时器1576.3 施密特触发器1586.3.1 555定时器构成的施密特触发器1596.3.2 门电路构成的施密特触发器1606.3.3 集成施密特触发器1616.3.4 施密特触发器的应用1626.4 单稳态触发器1646.4.1 TTL与非门组成的微分型单稳态触发器1646.4.2 555定时器构成的单稳态触发器1666.4.3 集成单稳态触发器1676.4.4 单稳态触发器的应用1706.5 多谐振荡器1726.5.1 555定时器构成的多谐振荡器1736.5.2 TTL与非门构成的多谐振荡器1756.5.3 石英晶体振荡器1766.5.4 施密特触发器构成的多谐振荡器1776.5.5 多谐振荡器的应用179习题179第7章 数模转换与模数转换1847.1 数模转换电路1847.1.1 数模转换关系1847.1.2 权电阻网络DAC1857.1.3 R-2R梯形电阻网络DAC1867.1.4 R-2R倒梯形电阻网络DAC1877.1.5 电流激励DAC1887.1.6 集成数模转换电路1887.1.7 DAC的主要技术指标1937.2 模数转换电路1957.2.1 ADC的工作过程1957.2.2 并行比较型ADC1987.2.3 并/串型ADC2007.2.4 逐次逼近型ADC2017.2.5 双积分型ADC2037.2.6 集成ADC2047.2.7 ADC的主要技术指标207习题208第8章 半导体存储器及可编程逻辑器件2128.1 半导体存储器概述2128.1.1 半导体存储器的分类2128.1.2 存储器的技术指标2138.2 随机存储器(RAM)2138.2.1 RAM的基本结构2138.2.2 RAM芯片简介2178.2.3 RAM的容量扩展2188.3 只读存储器(ROM)2208.3.1 ROM的分类2208.3.2 ROM的结构与基本原理2218.3.3 ROM应用222*8.4 可编程逻辑器件(PLD)2258.4.1 可编程逻辑器件概述2258.4.2 可编程逻辑器件的基本结构和电路表示方法2268.4.3 复杂可编程逻辑器件(CPLD)2288.4.4 现场可编程门阵列(FPGA)2328.4.5 CPLD/FPGA设计方法与编程技术237习题240第9章 数字系统设计基础2469.1 数字系统概述2469.1.1 数字系统的结构2469.1.2 数字系统的定时2469.1.3 数字系统设计的一般过程2479.2 ASM图表2479.2.1 ASM图表的符号2479.2.2 ASM图表的含义2499.2.3 ASM图表的建立2509.3 数字系统设计251习题260第10章 硬件描述语言Verilog HDL26210.1 Verilog HDL的基本知识26210.1.1 什么是Verilog HDL26210.1.2 Verilog HDL的发展历史26210.1.3 Verilog HDL程序的基本结构26310.2 Verilog HDL的基本元素26510.2.1 注释符26510.2.2 标识符26610.2.3 关键字26610.2.4 间隔符26610.2.5 操作符26610.2.6 数据类型27010.3 Verilog HDL的基本语句27510.3.1 过程结构语句27510.3.2 语句块27710.3.3 时序控制27810.3.4 赋值语句27910.3.5 分支语句28010.3.6 循环语句28210.4 Verilog HDL程序设计实例28310.4.1 基本逻辑门电路设计28310.4.2 组合逻辑电路设计28610.4.3 时序逻辑电路设计29210.4.4 数字系统设计实例29810.5 Verilog HDL的模拟仿真30110.5.1 Quartus II开发软件30110.5.2 ModelSim开发软件30210.5.3 仿真实例302习题310参考文献311
|
|