登入帳戶  | 訂單查詢  | 購物車/收銀台( 0 ) | 在線留言板  | 付款方式  | 運費計算  | 聯絡我們  | 幫助中心 |  加入書簽
會員登入 新用戶登記
HOME新書上架暢銷書架好書推介特價區會員書架精選月讀2023年度TOP分類瀏覽雜誌 臺灣用戶
品種:超過100萬種各類書籍/音像和精品,正品正價,放心網購,悭钱省心 服務:香港台灣澳門海外 送貨:速遞郵局服務站

新書上架簡體書 繁體書
暢銷書架簡體書 繁體書
好書推介簡體書 繁體書

四月出版:大陸書 台灣書
三月出版:大陸書 台灣書
二月出版:大陸書 台灣書
一月出版:大陸書 台灣書
12月出版:大陸書 台灣書
11月出版:大陸書 台灣書
十月出版:大陸書 台灣書
九月出版:大陸書 台灣書
八月出版:大陸書 台灣書
七月出版:大陸書 台灣書
六月出版:大陸書 台灣書
五月出版:大陸書 台灣書
四月出版:大陸書 台灣書
三月出版:大陸書 台灣書
二月出版:大陸書 台灣書

『簡體書』可重构嵌入式系统设计与实现:基于Cypress PSoC4 BLE智能互联平台

書城自編碼: 3289062
分類:簡體書→大陸圖書→工業技術電子/通信
作者: 何宾
國際書號(ISBN): 9787121351044
出版社: 电子工业出版社
出版日期: 2018-11-01


書度/開本: 16开 釘裝: 平装

售價:HK$ 98.0

我要買

 

** 我創建的書架 **
未登入.


新書推薦:
粤港澳大湾区文化产业圈论纲
《 粤港澳大湾区文化产业圈论纲 》

售價:HK$ 153.6
粤港澳大湾区蓝皮书:粤港澳大湾区建设报告(2023)
《 粤港澳大湾区蓝皮书:粤港澳大湾区建设报告(2023) 》

售價:HK$ 225.6
邂逅晚清——中美的对望与凝视(罕见国内作者所著全面反映晚清中美交往历史的通俗作品)
《 邂逅晚清——中美的对望与凝视(罕见国内作者所著全面反映晚清中美交往历史的通俗作品) 》

售價:HK$ 105.6
广东当代金融史:全三册
《 广东当代金融史:全三册 》

售價:HK$ 717.6
养育的觉醒:全面激发孩子自驱力,教你如何心平气和做妈妈
《 养育的觉醒:全面激发孩子自驱力,教你如何心平气和做妈妈 》

售價:HK$ 58.8
1368:历史岔道口的抉择与国运盛衰
《 1368:历史岔道口的抉择与国运盛衰 》

售價:HK$ 69.6
全球城市发展报告2023:基于全球城市网络的合作与竞争
《 全球城市发展报告2023:基于全球城市网络的合作与竞争 》

售價:HK$ 273.6
为什么只见树木不见森林:从简单现象到复杂系统
《 为什么只见树木不见森林:从简单现象到复杂系统 》

售價:HK$ 94.8

 

編輯推薦:
本书特色
内容全面:本书涵盖了嵌入式系统所涉及的全部知识点,包括ARM Cortex-M0处理器内核和指令集、总线架构、低功耗特性、汇编语言程序设计、C语言程序设计和优化、模拟和数字系统的驱动与控制、低功耗蓝牙模块应用,以及FreeRTOS原理及应用。
技术先进:Cypress公司的PSo4 BLE器件是新一代的可编程片上系统器件,该器件将模拟、数字、处理器和射频集成在单芯片内,采用堆木块式的硬件设计思想,并结合PSoC Creator集成开发环境提供的软件代码自动生成技术,为构建智能互联嵌入式系统提供了更加便捷高效的手段。
系统重构:采用PSoC4 BLE器件构建嵌入式系统的优势就在于系统的可重构性和可移植性,通过堆积木的设计方法很容易重构硬件系统,再加上PSoC Creator集成开发环境提供的软件代码自动生成技术,为应用开发屏蔽了底层硬件的实现细节,这样就很容易将应用从一个硬件平台移植到另一个硬件平台。
实例丰富:为了帮助读者全面掌握PSoC4 BLE器件的特性和PSoC Creator集成开发环境的设计流程,本书配套提供了近40个设计实例,这些设计实例基本涵盖了PSoC
內容簡介:
本书基于Cypress公司的PSoC4 BLE嵌入式平台,该平台以ARM Cortex-M0处理器为内核,集成了模拟可编程阵列和数字可编程阵列,并且新集成了低功耗蓝牙模块,使得该平台成为物联网应用的极佳选择。本书共14章,主要包括可重构嵌入式系统设计导论、可重构嵌入式系统基本设计流程、Cortex-M0 CPU结构、Cortex-M0指令集、AHB-Lite总线结构分析、Cortex-M0低功耗特性、Cortex-M0汇编语言编程基础、中断系统的构建和实现、C语言代码设计与优化方法、电容感应触摸控制模块原理及实现、低功耗蓝牙模块原理及实现、通用数字块原理及实现、模拟子系统原理及实现,以及FreeRTOS原理及应用等内容。 本书反映了基于Cypress公司的PSoC可编程片上系统发展的*成果,系统化和模块化地介绍了PSoC4 BLE内所集成的ARM Cortex-M0 CPU硬核处理器的结构及指令集、PSoC4 BLE内各个功能单元的结构,以及基于PSoC Creator 4.1软件的片上系统的设计流程。 本书注意理论和实践相结合,同时给出了大量的设计实例,使读者能够掌握这一新的设计技术,以便推动电子系统设计方法的创新。
關於作者:
何宾,著名的嵌入式技术和EDA技术专家,长期从事电子信息技术方面的教学和科研工作,与全球多家知名的半导体厂商和EDA工具厂商大学计划保持紧密合作。目前已经出版电子信息技术方面的著作40余部,内容涵盖电路仿真、电路设计、可编程逻辑器件、数字信号处理、单片机、嵌入式系统、片上可编程系统等。典型的代表作有《模拟电子系统设计指南(基础篇):从半导体、分立元件到TI集成电路的分析与实现》、《模拟电子系统设计指南(实践篇):从半导体、分立元件到TI集成电路的分析与实现》、《Xilinx Zynq-7000嵌入式系统设计与实现-基于ARM Cortex-A9双核处理器和Vivado的设计方法》、《Altium Designer17一体化设计标准教程-从仿真原理和PCB设计到单片机系统》、《STC8系列单片机开发指南:面向处理器、程序设计和操作系统的分析与应用》、《Xilinx FPGA数字信号处理系统设计指南-基于HDL、Simulink和HLS的实现》等。
目錄
目录
第1章可重构嵌入式系统设计导论1
1.1可重构嵌入式系统的背景和优势1
1.1.1传统的嵌入式系统构建方法1
1.1.2可重构嵌入式系统构建方法2
1.1.3PSoC性能比MCU更优越4
1.2可重构嵌入式系统的设计重用5
1.3PSoC4 BLE的结构及功能6
1.4PSoC4 BLE设计流程9
1.4.1硬件设计流程9
1.4.2软件设计流程10
1.5PSoC4 BLE的硬件连接11
第2章可重构嵌入式系统基本设计流程13
2.1软件的下载和安装13
2.2建立新的设计工程16
2.3在原理图中添加嵌入式硬件设计18
2.3.1在原理图中添加数字输出端口18
2.3.2在原理图中添加片外外设注解19
2.3.3对硬件设计进行处理24
2.3.4查看分配的引脚位置25
2.4为嵌入式硬件开发软件应用26
2.5下载设计到目标系统27
第3章Cortex-M0 CPU结构28
3.1ARM处理器类型28
3.2Cortex-M系列处理器概述29
3.2.1Cortex-M系列处理器的特点29
3.2.2Cortex-M系列处理器的性能参数29
3.3Cortex-M0处理器的性能和结构30
3.3.1Cortex-M0处理器的性能30
3.3.2Cortex-M0处理器的结构31
3.4Cortex-M0处理器的寄存器组33
3.4.1通用寄存器33
3.4.2堆栈指针34
3.4.3程序计数器34
3.4.4链接寄存器34
3.4.5组合程序状态寄存器35
3.4.6中断屏蔽特殊寄存器36
3.4.7特殊寄存器36
3.5Cortex-M0存储器空间映射37
3.6Cortex-M0程序镜像原理及生成方法39
3.7Cortex-M0处理器的端及分配40
3.8Cortex-M0处理器异常及处理41
3.8.1异常处理41
3.8.2异常优先级41
3.8.3向量表42
3.8.4异常类型43
3.8.5PSoC4中断源44
3.8.6PSoC4中断触发方式45
3.8.7固定功能模块和UDB的中断布线46
第4章Cortex-M0指令集48
4.1Thumb指令集48
4.2Cortex-M0汇编语言格式49
4.3寄存器访问指令:MOVE50
4.4存储器访问指令:LOAD51
4.5存储器访问指令:STORE54
4.6多数据访问指令:LDM和STM55
4.7堆栈访问指令:PUSH和POP56
4.8算术运算指令57
4.8.1加法指令57
4.8.2减法指令59
4.8.3乘法指令60
4.8.4比较指令60
4.9逻辑操作指令61
4.10移位操作指令62
4.10.1右移指令62
4.10.2左移指令64
4.11反序操作指令65
4.12扩展操作指令66
4.13程序流控制指令67
4.14存储器屏蔽指令68
4.15异常相关指令69
4.16休眠相关指令69
4.17其他指令69
4.18数据插入和对齐操作70
第5章AHB-Lite总线结构分析71
5.1总线及分类71
5.1.1总线的概念71
5.1.2总线的分类71
5.2ARM AMBA系统总线72
5.3AMBA3 AHB-Lite总线73
5.3.1AHB-Lite概述73
5.3.2AHB-Lite总线操作73
5.4AHB-Lite总线结构74
5.4.1全局信号75
5.4.2AHB-Lite主设备接口75
5.4.3AHB-Lite从设备接口77
5.4.4地址译码器和多路选择器78
5.5AHB-Lite总线时序79
5.5.1无等待基本读传输80
5.5.2有等待基本读传输80
5.5.3无等待基本写传输81
5.5.4有等待基本写传输81
5.6硬件实现82
第6章Cortex-M0低功耗特性83
6.1低功耗要求83
6.2Cortex-M0低功耗特性及优势83
6.2.1Cortex-M0低功耗特性概述83
6.2.2Cortex-M0低功耗结构84
6.3Cortex-M0休眠模式84
6.4唤醒中断控制器86
6.5降低功耗的其他方法87
6.6PSoC4 BLE低功耗特性87
6.6.1休眠模式88
6.6.2深度休眠模式89
6.6.3冬眠模式90
6.6.4停止模式91
6.7功耗降低技术91
6.7.1关闭未使用的组件92
6.7.2以较低速度运行组件92
6.7.3降低供电电压92
6.7.4使用PSoC器件控制电流路径92
6.7.5使用DMA传输数据93
6.8其他功耗模式中需要注意的事项93
6.8.1时钟93
6.8.2看门狗定时器94
6.8.3GPIO95
6.8.4深度休眠模式和冬眠模式下的电压调节器96
6.8.5调试接口96
第7章Cortex-M0汇编语言编程基础97
7.1Keil MDK开发套件97
7.1.1下载MDK开发套件97
7.1.2安装 MDK开发套件99
7.1.3MDK程序处理流程100
7.2Cortex-M0汇编语言程序设计102
7.2.1建立新设计工程102
7.2.2修改编译器设置102
7.2.3添加汇编文件103
7.2.4汇编语言语法说明106
7.2.5添加C设计代码111
7.3设计的硬件调试和运行111
7.4汇编语言其他常用语法介绍114
7.4.1标识符的命名规则114
7.4.2变量114
7.4.3常数115
7.4.4EQU命令116
7.4.5IMPORTEXTERN命令116
7.4.6子程序调用117
7.4.7宏定义和使用117
第8章中断系统的构建和实现119
8.1设计定时器中断系统119
8.1.1建立新的设计工程119
8.1.2构建定时器中断硬件系统120
8.1.3配置定时器中断组件120
8.1.4设置定时器中断优先级121
8.1.5使用自动生成的ISR121
8.1.6创建自定义的ISR123
8.2设计GPIO中断系统125
8.2.1建立新的设计工程125
8.2.2构建GPIO中断硬件系统126
8.2.3配置GPIO中断组件126
8.2.4添加引脚约束128
8.2.5编写GPIO 的ISR128
8.2.6设计下载129
8.3有关中断的高级主题129
8.3.1异常事件129
8.3.2中断延迟130
8.3.3优化中断代码131
8.3.4带有内置中断的组件131
8.3.5强制中断向量编号131
8.3.6Systick定时器133
8.3.7中断嵌套134
第9章C语言代码设计与优化方法135
9.1全局和本地变量135
9.1.1全局变量135
9.1.2局部变量136
9.1.3静态变量136
9.2编译器优化设置选项137
9.3属性attribute139
9.4LDR和STR指令139
9.5函数参数和结果141
9.6C语言和汇编混合编程142
9.6.1内嵌汇编的语法142
9.6.2自动变量144
9.6.3全局和静态变量144
9.6.4函数参数146
9.7特殊功能指令148
9.8结构体的对齐处理148
9.9编译器库149
9.9.1使用标准的C语言库150
9.9.2使用MicroLIB库进行编译151
9.9.3不使用库进行编译151
9.10放置代码和变量152
9.10.1链接脚本文件152
9.10.2放置程序156
9.10.3一般性考虑157
第10章电容感应触摸控制模块原理及实现159
10.1CapSense基本原理159
10.2电容式触摸感应方法161
10.3CapSense部件162
10.3.1按键(零维)162
10.3.2滑条(一维)163
10.3.3触摸屏触摸板(二维)163
10.3.4接近度传感器(三维)164
10.4屏蔽电极和保护传感器165
10.5PSoC4中的CSD模块166
10.5.1GPIO单元的电容-电流转换器166
10.5.2开关时钟发生器168
10.5.3电流-数字转换器168
10.5.4模拟多路器169
10.5.5屏蔽电极169
10.5.6CMOD的预充电170
10.6电容感应触摸的设计与实现171
10.6.1建立新的设计工程171
10.6.2在原理图中添加设计元件171
10.6.3配置元件参数172
10.6.4配置系统时钟174
10.6.5编写软件代码175
10.6.6配置引脚约束177
第11章低功耗蓝牙模块原理及实现179
11.1低功耗蓝牙子系统(BLESS)179
11.1.1BLESS特性179
11.1.2BLESS框架和构成180
11.1.3BLE状态180
11.2标准服务与自定义服务181
11.3健康温度计硬件系统的设计与实现182
11.3.1建立新的设计工程182
11.3.2添加并配置BLE组件183
11.3.3添加和配置数字引脚组件187
11.3.4添加中断组件188
11.3.5添加和配置温度测量元件189
11.3.6添加引脚约束193
11.3.7修改系统时钟频率193
11.4健康温度计软件的设计与实现194
11.4.1配置固件194
11.4.2系统初始化196
11.4.3BLE事件处理程序197
11.4.4系统的正常操作模式199
11.4.5系统的低功耗工作状态199
11.4.6传感器仿真200
11.5系统硬件配置200
11.6编程器件200
11.7更新编程器固件201
11.8使用CySmart中心仿真工具201
11.9CySmart手机应用204
第12章通用数字块原理及实现206
12.1通用数字块功能及特性206
12.2UDB内部功能块207
12.2.1PLD模块结构208
12.2.2PLD宏单元209
12.3数据通道模块210
12.3.1工作寄存器210
12.3.2动态数据通道配置RAM211
12.4状态和控制模块212
12.5基于UDB实现3位计数器设计212
12.5.1建立新的PSoC工程213
12.5.2添加自定义3位计数器IP核213
12.5.3调用自定义3位计数器元件216
12.5.4配置系统所用元件217
12.5.5连接设计中的所有元件219
12.5.6配置引脚221
12.5.7编程及调试222
12.5.8静态时序分析222
第13章模拟子系统原理及实现224
13.1模拟子系统框架及功能224
13.1.1模拟子系统框架224
13.1.2高精度参考224
13.1.3SAR ADC225
13.1.4低功耗比较器226
13.1.5微型连续时间模块226
13.1.6LCD直接驱动模块226
13.1.7温度传感器228
13.2同相模拟增益放大器的原理及实现228
13.2.1建立新的设计工程228
13.2.2在原理图中添加模拟组件229
13.2.3修改元件参数230
13.2.4连接系统中的所有元件232
13.2.5引脚分配233
13.2.
內容試閱
本书基于Cypress公司的PSoC4 BLE嵌入式平台,该平台以ARM Cortex-M0处理器为内核,集成了模拟可编程阵列和数字可编程阵列,并且新集成了低功耗蓝牙模块,使得该平台成为物联网应用的极佳选择。本书共14章,主要包括可重构嵌入式系统设计导论、可重构嵌入式系统基本设计流程、Cortex-M0 CPU结构、Cortex-M0指令集、AHB-Lite总线结构分析、Cortex-M0低功耗特性、Cortex-M0汇编语言编程基础、中断系统的构建和实现、C语言代码设计与优化方法、电容感应触摸控制模块原理及实现、低功耗蓝牙模块原理及实现、通用数字块原理及实现、模拟子系统原理及实现,以及FreeRTOS原理及应用等内容。 本书反映了基于Cypress公司的PSoC可编程片上系统发展的最新成果,系统化和模块化地介绍了PSoC4 BLE内所集成的ARM Cortex-M0 CPU硬核处理器的结构及指令集、PSoC4 BLE内各个功能单元的结构,以及基于PSoC Creator 4.1软件的片上系统的设计流程。 本书注意理论和实践相结合,同时给出了大量的设计实例,使读者能够掌握这一新的设计技术,以便推动电子系统设计方法的创新。

 

 

書城介紹  | 合作申請 | 索要書目  | 新手入門 | 聯絡方式  | 幫助中心 | 找書說明  | 送貨方式 | 付款方式 香港用户  | 台灣用户 | 大陸用户 | 海外用户
megBook.com.hk
Copyright © 2013 - 2024 (香港)大書城有限公司  All Rights Reserved.